On Saturday, August 31, we are going to have an electronic education event in Los Angeles hosted by the Verilog Meetup club which usually meets in Silicon Valley. We welcome people with different expertise levels, from those who are just curious how the industry that produces smartphones and other electronics works – to EE and CS students interested in how to practice for job interviews in electronic companies (microarchitecture, RTL, design verification). In addition to the discussion, we are going to bring FPGA boards suitable to train future ASIC designers. So bring your laptops – we want you to play and tweak some electronic designs. The event will be from 10.30 to 14.00 at 12304 Santa Monica Blvd, Suit #212, Los Angeles 90025.


31 августа в Лос-Анжелесе пройдет встреча, но которой мы обсудим суть технологий проектирования микросхем и связанные с ними работы. Во время встречи будет не только лекция: мы принесем платы с микросхемами реконфигурируемой логики (FPGA), которые используются для обучения будущих проектировщиков. Встреча будет двуязычной: помимо популяризации микроэлектроники среди русскоязычного коммьюнити, мы собираемся пригласить и англоязычных студентов вузов, чтобы обсудить с ними, как готовиться к собеседованиям и работе в электронных компаниях. Встреча пройдет с 10.30 до 14.00 по адресу 12304 Santa Monica Blvd, Suit #212, Los Angeles 90025.

More information:

Verilog Meetup is an electronic education community that meets every Sunday in Silicon Valley and over Zoom – with participants on all continents. We create Verilog examples that are used by more than 20 universities worldwide to teach Electrical Engineering and Computer Architecture labs. We run seminars, help to prepare for job interviews, and explore new chip design methodologies.

For our offline session in Los Angeles, we welcome both beginners and people with experience in ASIC and FPGA design, system design and verification.

  • For the beginners we are going to give an inside of how the chip is made: the basis of the technology (RTL-to-GDSII design flow) and the distribution of roles in the design team.
  • For the students and graduates, we will discuss how to practice for an interview with electronic companies by solving microarchitectural problems and doing open-source projects on FPGA boards.
  • In addition to slides, we will demonstrate and let the participants play with the boards with the chips from Gowin. While we use FPGAs from all major vendors (Xilinx/AMD, Intel/Altera, Gowin, Lattice and Efinix), we particularly like Gowin for fast synthesis and the option to use open-source toolchains.
  • We will also touch on open-source ASIC design tools, the Open Lane toolchain, and demonstrate how to use it to syhthesize a minimalistic CPU.

See you at the event!

A footnote for the beginners:

“Verilog, ASIC, FPGA” are not exactly household words, but they are at the very heart of the microelectronics revolution that brought us smartphones, fast internet, 3D graphics and AI acceleration. For the last 40 years, the Verilog hardware description language has been used to design the logic of chips. An ASIC (Application Specific Integrated Circuit) is the chip itself, and an FPGA (Field Programmable Gate Array) is a chip used to prototype an ASIC.

 

Больше информации:

Во время встречи мы обсудим:

  • Как выглядит работа проектировщика микросхемы и чем она отличается от работы программиста.
  • В чем суть маршрута проектирования RTL-to-GDSII, который распостранился 30 лет назад и привел нас к смартфонам, быстрому интернету и ускорителям AI.
  • Распределение ролей в команде и как встроиться в эту индустрию.

Ведущий встречи Юрий Панчул – проектировщик микросхем (Samsung, Juniper), основатель стартапа в области автоматизации проектирования, который сфинансировал Intel Capital, а также один из основателей Школы Синтеза Цифровых Схем и других образовательных инициатив в странах бывшего СССР и в Silicon Valley (Verilog Meetup).

Помимо лекции, Юрий принесет платы реконфигурируемой логики (FPGA), которые используются для прототипирования микросхем, для образования, а также в малосерийной технике (звуковые системы для рок-концертов, космические ракеты). Вы можете с ними поиграться – поменять код на языке описания аппаратуры Verilog и посмотреть как сконфигурированная в ПЛИС схема выводит движущиеся картинки на экран или распознает звуки – все без участия процессора.

 

Leave a Reply

Your email address will not be published. Required fields are marked *